Програм се примењује од 12.10.2009..
Предмети предуслови
Стицање основних знања из области ASIC технологије, коришћења стандардних индустријских алата за ASIC дизајн, познавања основних корака у ASIC дизајну.
- способност одабира одговарајуће ASIC технологије на основу задатих спецификација
- способност пројектовања дигиталних ASIC кола коришћењем стандардних индустријских алата
- способност генерисања и анализе добијених резултата приликом ASIC дизајна
- способност симулирања разних симулационих модела ASIC дизајна
Увод у ASIC технологију. Standard Cell ASIC технологија. Full custom design. Основни кораци у ASIC дизајну. Frontend и backend дизајн. Спецификација дизајна у неком од језика за опис хардвера (VHDL, Verilog). Функционална симулација. Статичка тајминг анализа. Синтеза дизајна. Симулација на нивоу гејтова. Floorplaning. Развођење напајања и масе по чипу. Формирање мреже за развођење глобалног синхронизационог сигнала. Placement and Routing (P&R). Формирање симулационог модела након P&R. Оптимизације у процесу дизајна. Стандардни индустријски алати за ASIC дизајн.
Предавања; Аудиторне вежбе; Рачунарске вежбе; Лабораторијске вежбе; Консултације.
Аутори | Назив | Година | Издавач | Језик |
---|
D. Chinnery, K. Keutzer | Closing the Gap Between ASIC & Custom: Tools and Techniques for High-Performance ASIC Design | 2002 | Springer | Енглески |
Предметна активност | Предиспитна | Обавезна | Број поена |
---|
Одбрањене лабораторијске вежбе | да | да | 20.00 |
Тест | да | да | 10.00 |
Писмени део испита - комбиновани задаци и теорија | не | да | 70.00 |
Колоквијум | да | не | 35.00 |
| Име и презиме | Вид наставе |
---|
| | Предавања |
| | Лабораторијске вежбе |
| | Лабораторијске вежбе |