Program se primenjuje od 18.10.2012..
Predmeti preduslovi
Predmeti kojima je preduslov predmet Projektovanje složenih digitalnih sistema
Sticanje znanja iz oblasti arhitekture savremenih mikroprocesora, projektovanja savremenih mikroprocesora i drugih složenih sistema na osnovu zadate specifikacije, korišćenja naprednih mogućosti VHDL jezika za opis složenih digitalnih sistema. Projektovanje hardvera korišćenjem savremenih EDA alata.
- sposobnost projektovanja savremenog mikroprocesora ili nekog drugog složenog digitalnog sistema pomoću VHDL jezika na osnovu zadate specifikacije
- sposobnost sprovođenja sinteze korišćenjem RTL metodologije i savremenih alata za sintezu hardvera
VHDL jezik za opis digitalnih sistema. Napredne mogućnosti VHDL jezika. Podprogrami, procedure, funkcije. Paketi i njihovo korišćenje. Alias naredbe. Generici. Komponente i konfiguracije. Generate naredbe. Atributi i grupe. Sistematski pristup projektovanju složenih digitalnih sistema. Datapath i control path. Protočna (pipelined) i paralelna obrada. Struktura savremenih mikroprocesora. Arhitektura ILP procesora. Procesori sa protočnim (pipelined) sistemom obrade. WLIV procesori. Superskalarni procesori.
Predavanja. Računarske vežbe. Laboratorijske vežbe. Konsultacije.
Autori | Naziv | Godina | Izdavač | Jezik |
---|
P. J. Ashenden | The Designer’s Guide to VHDL | 1996 | Morgan Kaufmann | Engleski |
P.P. Chu | RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability | 2006 | John Wiley & Sons | Engleski |
Predmetna aktivnost | Predispitna | Obavezna | Broj poena |
---|
Odbranjene laboratorijske vežbe | da | da | 20.00 |
Test | da | da | 20.00 |
Pismeni deo ispita - kombinovani zadaci i teorija | ne | da | 40.00 |
Kolokvijum | da | da | 20.00 |
| Ime i prezime | Vid nastave |
---|
| | Predavanja |
| | Predavanja |
| | Predavanja |
| | Auditorne vežbe |
| | Auditorne vežbe |
| | Auditorne vežbe |
| | Računarske vežbe |
| | Računarske vežbe |
| | Računarske vežbe |